Parlons de votre future mission
La Direction d'Ingénierie Electronique développe des produits électroniques, implémentant des fonctions de traitement d'image et de traitement du signal. Lors des phases de faisabilité et de conception de ces produits, il est nécessaire d'analyser et d'optimiser les algorithmes à implémenter. L'analyse permet d'identifier la puissance de calcul nécessaire, la quantité de mémoire nécessaire,... et l'optimisation permet de réduire ces caractéristiques, afin que l'électronique nécessite des composants moins performants, donc moins cher et consommant moins.
L'objectif de ce stage est de maquetter un outil d'analyse et d'optimisation d'un algorithme.
Plus précisément, le stagiaire devra :
- Etablir un état de l'art des outils existants.
- Identifier, en échangeant avec des experts, les caractéristiques algorithmique à analyser et optimiser
- Choisir un langage, de préférence textuel (matlab, C, ...), qui servira à modéliser ces algorithmes
- Définir l'architecture de l'outil et le modèle de données permettant de réaliser les fonctions souhaitées
- Réaliser un maquettage de cet outil
Et en complément ?
Compétences principales : Python, orienté objet,
Compétences secondaires : Compilation, algorithmie, FPGA
Parlons de vous
Etudiant en Systèmes embarqués
Compétence en python
Compétence ou curiosité pour l'algorithmie et l'implémentation d'algorithme sur FPGA
Curiosité intellectuelle, capacité à appréhender des algorithmes complexes
Quelques précisions
Stage de fin d'étude Bac+5 exclusivement
Localisez votre futur site
21 avenue du Gros Chêne 95610
Eragny-sur-oise
Ile de France France

- Les cartes sont disponibles sous la licence Open Database Licence.
- © OpenStreetMap contributors.
- © Safran