Avertissement Ce site n'est pas recommandé pour les navigateurs Internet Explorer. Veuillez utiliser un autre navigateur Web pour profiter d'une meilleure expérience.

Développement et vérification FPGA de solutions de compression de données F/H

Publié
Société : Safran Electronics & Defense Job field : Electronique et automatique Emplacement : Eragny-sur-oise , Ile de France , France Contract type : Stage Contract duration : Temps complet Required degree : BAC+5 Required experience : Jeune diplômé-e/Première expérience Spoken language(s) : Anglais Courant
Publié

Parlons de votre future mission

Les développements électroniques, dans le domaine de l'optro-guidage, de la Division d'Ingénierie Electronique (DIE) font face à des défis permanents en termes de mise en œuvre de multiple capteurs, d'implémentation de traitements d'image, d'optimisation de consommation et de compatibilité avec les formats de restitution standards.

Dans le cadre de l'amélioration des performances d'un système embarquant des traitements d'images sur FPGA SOC Xilinx UltraScale +, la bande passante des mémoires externes représente un enjeu majeur.
Pour augmenter la puissance de calcul de nos produits, nous souhaitons implémenter une solution de compression d'image, ou d'autre type volumineux de données, visant à réduire la bande passante des accès en lecture de la mémoire DDR externe.
Vous aurez pour objectif le développement d'une solution complète allant de l'architecture jusqu'aux tests sur produit final

Et en complément ?

Le stage consiste à:
- Faire l'état de l'art des méthodes de compression applicables au besoin.
- Dimensionner et étudier les coûts d'implémentation de 2 solutions retenues avec les notes d'architecture associées.
- Développer en RTL, réaliser des scripts, simulations virtuelles sous QuestaSim, synthèse/Placement & Routage sous Vivado.
- Intégrer et tester sur carte pour valider la solution.

Parlons de vous

En dernière année d'école d'ingénieur ou Master 2 en formation électronique numérique/FPGA, vous disposez de compétences en développement RTL, en design FPGA/SoC et en simulation QuestaSim.

Requis : Langage VHDL ou Verilog/SystemVerilog, QuestaSim/ModelSim, langage script (Python ou Batch/Shell ou Matlab), environnement Xilinx Vivado ou Intel QuartusPrime.
Des bases en traitement d'image et compression vidéo seraient un plus.
Vous êtes autonome, rigoureux(se) et avez le sens de l'initiative.

Localisez votre futur site

21 avenue du Gros Chêne 95610

Eragny-sur-oise

Ile de France France

Copier l’adresse
Métier de l’IA : ingénieur de recherche véhicules autonomes
76 800
collaborateurs dans le monde
27
pays dans lesquels Safran est présent
35
familles de métiers