Advertencia No se recomienda usar Internet Explorer para navegar por este sitio. Utilice otro navegador para una mejor experiencia.

STAGE - Cybersécurité : mise en œuvre d'un composant TPM depuis un FPGA F/H

Publicado
Empresa : Safran Electronics & Defense Campo de actividad : Electrónica y Automatización Ubicación : Eragny-sur-oise , Ile de France , Francia Tipo de contrato : Internship Duración del contrato : Tiempo completo Titulación requerida : Maestria / Postgrado/Máster Experiencia requerida : Primera experiencia
Publicado

Descripción del puesto de trabajo

Au sein du Pôle Métier FPGA intégré à l'entité Electronique, le candidat aura pour mission de prototyper une solution de mise en oeuvre d'un composant de sécurité TPM.

Accompagné-e par son tuteur métier, le-a stagiaire réalisera l'étude des interfaces fonctionnelles du composant, puis proposera et prototypera un module FPGA permettant de le mettre en œuvre et d'accéder aux fonctions de sécurité offertes.
Le-a stagiaire doit à la fois avoir de bonnes connaissances en développement FPGA et en simulation RTL.

Ce stage est idéal pour découvrir et gagner des connaissances en microélectronique et cybersécurité embarquée !

Descripción complementaria

Les missions principales :
- Étudier les possibilités offertes par les composants TPM,
- Découvrir le fonctionnement et la mise en oeuvre de vrais générateurs de nombres aléatoires.
- Découvrir et intégrer des fonctions cryptographiques tel que le chiffrement de données et le stockage de données sensibles.
- Étudier les interfaces fonctionnelles du composant (protocoles, fonctions accessibles),
- Proposer une architecture de module FPGA permettant de faire appel à ces fonctions,
- Proposer une stratégie de test en simulation de cette architecture,
- Développer, puis tester en simulation et sur carte l'architecture proposée.

Requisitos del puesto de trabajo

Étudiant-e d'une université ou école d'ingénieur avec une spécialisation en conception FPGA, vous disposez :
- d'une bonne connaissance des langages de description HDL (Verilog ou systemVerilog de préférence)
- d'une bonne autonomie sur la conception FPGA et la mise en oeuvre des outils de placement routage associés
- d'une bonne autonomie sur la simulation RTL

La connaissance des langages de script Python/Tcl, de l'outil Make, de l'outil de gestion de configuration Git, des méthodologies de vérification UVM sont un plus.

compétence transversales / savoir être :
- aptitude à transmettre et partager l'information
- organisé-e et rigoureux-se
- autonome
- bon relationnel, bonne communication
- curieux-se et passionné-e par les sujets Cyber et FPGA.


LETTRE DE MOTIVATION OBLIGATOIRE

Ubica tu futuro lugar de trabajo

21 avenue du Gros Chene 95610

Eragny-sur-oise

Ile de France Francia

92 000
empleados en todo el mundo
27
Número de países en los que está presente Safran
35
familias de especialidades