注意 本网站不推荐使用internet explorer浏览器。请使用其他Web浏览器以获取更好的体验。

Stage - Développement Simulink d'un module FPGA d'exécution d'algorithmes complexes en virgule flott F/H

已发布
赛峰电子与防务公司 电子自动化 Eragny-sur-oise , Ile de France , 芬兰 实习协议书 全职 硕士文凭 无经验 英语 熟练
已发布

工作描述

Safran Electronics & Defense développe sur son site d'Eragny des capteurs inertiels très hautes performances. Ceux-ci nécessitent des algorithmes d'asservissements complexes en virgule flottante qui sont implémentés sur des technologies FPGA grâce à l'utilisation d'un module breveté.

Durant ce stage, vous développerez le même module sous Simulink dans une optique de le rendre synthétisable sur cible FPGA.

Dans le cadre de ce stage, vous devrez :
• Comprendre le fonctionnement du module FPGA breveté et son architecture
• Développer le même module sous Simulink via l'utilisation de la librairie HDL Coder
• S'approprier le process de génération d'un bitstream (synthèse, placement, routage, analyse de timing, contraintes)
• Implémenter la solution sur une carte électronique en exécutant un algorithme d'asservissement d'un capteur inertiel
• Rédiger la documentation associées (architecture, manuel utilisation, contre rendu de vérification)

补充说明

Durée souhaitée : 6 mois
Date de début souhaitée : 1er trimestre 2023

工作要求

Vous êtes ingénieur-e en électronique en 3ème année avec une capacité à être autonome, un bon relationnel et de la rigueur.
Compétences requises :
• Bonnes connaissances en architecture numérique
• Connaissances FPGA (codage et process de développement) et de l'un de ses langages de programmation (VHDL, Verilog ou idéalement SystemVerilog)
• Connaissance Matlab / Simulink
• Connaissances HDL Coder

确定您未来的工作地点

21 avenue du Gros Chêne 95610

Eragny-sur-oise

Ile de France 芬兰

复制地址
76,800
名员工
27
赛峰集团经营所在国家数量
35
职业类别
  • © Safran