注意 本网站不推荐使用internet explorer浏览器。请使用其他Web浏览器以获取更好的体验。

Stagiaire Ingénieur.e R&D algorithme de synchronisation F/H

已发布
公司 : 赛峰数据系统公司 工作领域 : 软件 位置 : Les Ulis , Ile de France , 法国 合同类型 : 实习协议书 合同期限 : 全职 所需学位 : 硕士文凭 所需经验 : 无经验 所用语言 : 英语 熟练
已发布

工作描述

Safran Data Systems, entité du groupe Safran, conçoit et fabrique une large gamme de produits et solutions dans les domaines de la télémesure bord & sol, du traitement embarqué de l'information, de l'acquisition et enregistrement de données, du contrôle satellite et de la télédétection.

Safran Data System (SDS) emploie plus de 700 salariés répartis en France (Les Ulis, Colombelles et Arcachon), en Allemagne et aux États-Unis.

La division Space & Communication (S&C) est spécialisée dans la maîtrise des télécommunications satellites et explorations spatiales au service de prestigieux partenaires comme l'ESA, la NASA, le CNES ou la JAXA en maîtrisant les liens Hyperfréquences (Antenne Satellite et Chaînes d'émissions/réception Hyper) ou encore des Modems Haut Débit pour l'imagerie spatiale et le contrôle satellite.

Dans le cadre de ses activités de recherche centrées sur les liaisons de données optiques spatiales, SDS propose à un.e étudiant.e un stage de dernière année de master afin d'étudier l'implémentation d'un nouvel algorithme d'égalisation sur sa plateforme FPGA embarquée dans un récepteur haut débit .

A ce titre, vous serez amené.e à parcourir l'état de l'art sur cette thématique, puis à comprendre une première implémentation Matlab de l'algorithme visé, pour finalement l'implémenter sur cible FPGA . Une implémentation C puis synthèse HLS pourra également être envisagée

Au cours de votre stage, vos missions principales seront les suivantes :

- Comprendre le fonctionnement de la chaine de réception
- Comprendre le code Matlab à implémenter sur cible
- Analyser et raffiner l'algorithme en fonction de contraintes fixes (Horloge FPGA, parallélisation amont, échantillonneur choisi, quantification, …)
- Application sur cible (connaissances en FPGA et en VHDL nécessaires).
- Mesurer les performances sur banc optique représentatif de la liaison Trans atmosphérique

工作要求

Vous préparez une dernière année de diplôme d'ingénieur ou de master (IMT Atlantique, Supelec, ENSEIRB,...).

Vous maitrisez les technologies FPGA, le langage VHDL et Matlab.
Si vous êtes à l'aise avec le langage C/C++ et/ou des connaissances générales en communication numérique, c'est un plus.

Vous êtes curieux.se et consciencieux.se dans votre travail et organisé.e dans votre code.

确定您未来的工作地点

5 Avenue des Andes 91940

Les Ulis

Ile de France 法国

92,000
名员工
27
赛峰集团经营所在国家数量
35
职业类别