注意 本网站不推荐使用internet explorer浏览器。请使用其他Web浏览器以获取更好的体验。

STAGE - Développement d'une plateforme d'acquisition FPGA Haute Fréquence pour traitement du signal F/H

已发布
工作领域 : 电子自动化 位置 : Eragny-sur-oise , Ile de France , 法国 合同类型 : 实习协议书 合同期限 : 全职 所需学位 : 硕士文凭 所需经验 : 无经验 所用语言 : 英语 熟练
已发布

工作描述

Au sein du centre de Recherche et Développement de Safran Electronics & Defense, l'unité ingénierie des senseurs inertiels (l'UI SIU) a pour mission de concevoir et développer des capteurs de très haute performance. Ceux-ci possèdent une électronique de mise en œuvre très bas bruit. Dans un cadre de double sourcing composants, vous serez amenés à développer des drivers de communication ADC et DAC sur plateforme FPGA ainsi qu'un développement d'un protocole et d'une communication permettant la communication entre 2 FPGA. Une mise en œuvre logiciel interne au FPGA permettant de tester les performances de ces composants est également à développer. Au final, la mise en œuvre de ces composants devra être inclue dans les algorithmes HF de traitement du FPGA.

Dans le cadre de ce stage, vous devrez :
• Comprendre le fonctionnement physique d'une liaison de communication
• Développer, adapter des algorithmes existants
• Concevoir des drivers pour les ADC et DAC (Composants configurables)
• Développer / intégrer des communications QSPI
• Développer une communication inter-FPGA
• Implémenter des algorithmes de test des ADC et DAC
• Rédiger l'ensemble documentaire détaillant les différentes MEO

工作要求

Etudiant en dernière année d'école d'ingénieur.

Compétences requises :
• Bonnes connaissances en électronique analogique
• Bonnes connaissances en électronique numérique /FPGA
• Connaissance Matlab / Simulink
• Connaissance Verilog serait un plus

Qualités requises : rigueur, analyse, esprit pratique pour les expérimentations

92,000
名员工
27
赛峰集团经营所在国家数量
35
职业类别